Добрый день. Проблема заключается в том, что я осваивал программирование на языке Verilog изначально на ПЛИС Altera DE0 Nano. Заинтересовался данной тематикой и научный ркуоводитель дал задание с применением встроенного АЦП. Только плата теперь Altera SoC FPGA platform (SoCKit) + плата расширения THDB ADA (на которой собственно и установлен сам АЦП). Пример от De0 Nano, как мне сказали, не применим.
Необходимо оцифровать аналоговый входной сигнал. При пером разборе задачи выяснилось, что применяется не только Quartus II, но и Qsys (из за встроенного процессора) Кто сталкивался с данной задачей? Что рекоммендуете прочитать? Какие шаги предпринять?
P/S В данной тематике абсолютный новичок. Реализовать машину конечных состояний, триггеры, счётчики - пожалуйста. Но тут непроницаемая стена непонимания с моей стороны. Прикрепил фотографию платы на всякий случай. Так же гайд к плате расширения со встроенным АЦП.
Раздел: ПЛИС
Необходимо оцифровать аналоговый входной сигнал. При пером разборе задачи выяснилось, что применяется не только Quartus II, но и Qsys (из за встроенного процессора) Кто сталкивался с данной задачей? Что рекоммендуете прочитать? Какие шаги предпринять?
P/S В данной тематике абсолютный новичок. Реализовать машину конечных состояний, триггеры, счётчики - пожалуйста. Но тут непроницаемая стена непонимания с моей стороны. Прикрепил фотографию платы на всякий случай. Так же гайд к плате расширения со встроенным АЦП.
Прикрепленные файлы:
Раздел: ПЛИС